Institute of Information Theory and Automation

You are here

Bibliography

Conference Paper (international conference)

A Novel Emulation Technique that Preserves Circuit Structure and Timing

Kafka Leoš, Daněk Martin, Novák O.

: International Symposium on System-on-Chip 2007 Proceedings, p. 15-18 , Eds: Nurmi J., Takala J., Vainio O.

: International Symposium on System-on-Chip 2007 /9./, (Tampere, FI, 20.11.2007-21.11.2007)

: CEZ:AV0Z10750506

: 1QS108040510, GA AV ČR

: Fault emulation, FPGA, ASIC

(eng): This paper presents an emulation technique that allows to preserve structure and optionally timing of an emulated circuit according to a target technology. The technique is compatible with fault injection techniques based on circuit instrumentation or partial runtime reconfiguration, and it allows to emulate timing parameters of the circuit through an introduction of a virtual time. An area and timing overhead due to preserving the circuit structure and parameters of basic delay elements are evaluated by experiments.

(cze): Tento článek popisuje metodu emulace, která zachovává strukturu a případně i časování emulovaného obvodu podle cílové technologie. Tato emulační metoda umožňuje použít metody vkládání poruch založené jak na modifikaci obvodu, tak na dynamické rekonfiguraci. Článek dále obsahuje výsledky několika experientů týkajících se této metody.

: JC

2019-01-07 08:39